# Nivel de Lógica Digital: Circuitos secuenciales y elementos de memoria

Ing. Ronald Caravaca Mora

IF4000 - Arquitectura de Computadores Informática Empresarial

28 de septiembre de 2021



- 1 Circuitos secuenciales
- 2 Análisis de circuitos secuenciales

- 1 Circuitos secuenciales
  - Latches Flip-flops
- 2 Análisis de circuitos secuenciales

Los circuitos digitales estudiados hasta ahora han sido combinacionales: sus salidas dependen exclusivamente de las entradas actuales.

Los circuitos digitales estudiados hasta ahora han sido combinacionales: sus salidas dependen exclusivamente de las entradas actuales. Aunque que todos los sistemas digitales actuales utilizan circuitos combinacionales, casi todos los que se usan en la práctica también incluyen elementos de almacenamiento, que requieren que el sistema se describa en términos de lógica secuencial.



- La información almacenada define el estado del circuito secuencial.
- 2 Recibe información binaria de entradas externas.
- 3 Esas entradas, junto con el estado actual de los elementos de almacenamiento, determinan el valor binario de las salidas.
- 4 Determinan la condición para cambiar el estado de los elementos de almacenamiento.
- **5** La salida del circuito secuencial depende de las entradas externas y los estados de los elementos de almacenamiento.
- 6 El siguiente estado de los elementos de almacenamiento también es función de entradas externas y del estado actual.
- **7** Un circuito secuencial se especifica con una sucesión temporal de entradas, salidas y estados internos.

Hay dos tipos principales de circuitos secuenciales:

- **1** Sincrónico: es un sistema cuyo comportamiento se define conociendo sus señales en instantes discretos de tiempo.
- 2 Asincrónico: es un sistema que depende de las señales de entrada en cualquier instante dado y del orden en que cambian las entradas.

## Circuitos secuenciales sincrónicos

Un circuito secuencial sincrónico utiliza señales que afectan a los elementos de almacenamiento únicamente en instantes discretos. La sincronización se logra con un dispositivo de temporización llamado reloj (clock), el cual produce un tren periódico de pulsos. A estos circuitos se les denominan circuitos secuenciales con reloj.

Los elementos de almacenamiento empleados en los circuitos secuenciales con reloj se llaman flip-flops. Un flip-flop es un dispositivo binario de almacenamiento que puede almacenar un bit de información. Un circuito secuencial podría usar muchos flip-flops para almacenar tantos bits como sea necesario.

Un circuito flip-flop puede mantener un estado binario indefinidamente, hasta que una señal de entrada le indique que debe cambiar de estado.

## Circuitos secuenciales sincrónicos



1 Circuitos secuenciales Latches

2 Análisis de circuitos secuenciales

## Latches

Los elementos de memoria mas utilizados en circuitos secuenciales son los flip-flops. Estos flip-flops se contruyen utilizando otro elemento de alamencemiento mas elemental llamado Latch.La palabra *latch* viene del ingles que significa cerrojo.

#### Latches

Los elementos de memoria mas utilizados en circuitos secuenciales son los flip-flops. Estos flip-flops se contruyen utilizando otro elemento de alamencemiento mas elemental llamado Latch. La palabra latch viene del ingles que significa cerrojo.



#### Latch SR

El latch SR que se construye con dos compuertas NOR o NAND acopladas en cruz, tiene dos entradas, S (de set, establecer) y R (de reset, restablecer) y dos salidas Q y Q'. Cuando las salidas Q =1 y Q'=0, decimos que está en el estado establecido. Cuando Q=0 y Q'=1, está en el estado restablecido. Las salidas  ${\bf Q}$  y Q' normalmente son una el complemento de la otra, pero si ambas entradas son 1 al mismo tiempo, se presenta un estado indefinido en el que ambas salidas son 0.

## Latch SR



# Latch SR con NANDs (S'N')



a) Diagrama lógico

b) Tabla de función

## Latch SR con entrada de control



| C | S | K | Siguiente estado de Q      |
|---|---|---|----------------------------|
| 0 | X | X | Sin cambio                 |
| 1 | 0 | 0 | Sin cambio                 |
| 1 | 0 | 1 | Q = 0; estado restablecido |
| 1 | 1 | 0 | Q = 1; estado establecido  |
| 1 | 1 | 1 | Indeterminado              |

b) Tabla de función

#### Latch D

Una forma de eliminar la condición indeseable del estado indeterminado en el latch SR es garantizar que las entradas S y R nunca sean 1 al mismo tiempo. Esto se hace en el latch D. Este latch sólo tiene dos entradas: D (datos) y C (control). La entrada D pasa directamente a la entrada S y su complemento se aplica a la entrada R.

#### Latch D



| D           | Siguiente estado de $Q$                                               |
|-------------|-----------------------------------------------------------------------|
| X<br>0<br>1 | Sin cambio $Q = 0$ ; estado restablecido $Q = 1$ ; estado establecido |

b) Tabla de función

La entrada D se muestrea cuando C=1. Si D=1, la salida Q pasará a 1, colocando el circuito en el estado establecido. Si D=0, la salida Q pasará a 0, colocando el circuito en el estado restablecido.

# Simbolos grficos de los Latches



# Simbolos grficos de los Latches



- 1 Los latches cambian su estado ante una entrada de control
- 2 Normalmente la entrada de control estará conectada a la señal de reloj.
- 3 Cada vez que el la señal de reloj este en alto, es decir, sea un 1 lógico, el valor del dato se propagara a la salida Q.
- 4 Los latches tienen una respuesta al nivel positivo del reloj.

- Circuitos secuenciales Latches Flip-flops
- 2 Análisis de circuitos secuenciales

El estado de un latch o flip-flop se conmuta con un cambio en la entrada de control. Este cambio momentáneo se denomina disparo y decimos que la transición que causa dispara el flip-flop. El latch D con pulsos en su entrada de control se dispara cada vez que el pulso alcanza el nivel de 1 lógico. En tanto la entrada de pulso se mantenga en este nivel, cualquier cambio en la entrada de datos hará que cambie la salida y el estado del latch.







Cuando se usan latches como elementos de almacenamiento, surge una dificultad grave. Las transiciones de estado de los latches se inician tan pronto como el pulso de reloj cambia al nivel de 1 lógico. El nuevo estado del latch aparece en la salida mientras el pulso aún está activo. Esta salida se conecta a las entradas de los latches a través del circuito combinacional. Si las entradas aplicadas a los latches cambian mientras el pulso de reloj todavía está en el nivel de 1 lógico, los latches responderán a nuevos valores y podría presentarse un nuevo estado de salida, dando un resultado impredecible.



Los circuitos de flip-flop se construyen de tal manera que funcionan correctamente cuando forman parte de un circuito secuencial que utiliza un solo reloj. La clave para que el flip-flop funcione correctamente es dispararlo únicamente durante una transición de la señal. Un pulso de reloj sufre dos transiciones: de 0 a 1 y de 1 a 0 al regresar.





# Flip-flop D disparado por borde (o flanco)

Nivel de Lógica Digital: Circuitos secuenciales y elementos de memoria

La construcción de un flip-flop D se hace con dos latches D y un inversor. El primer latch es el amo, y el segundo, el esclavo. El circuito muestrea la entrada D y cambia su salida Q únicamente en el borde negativo del reloj controlador (designado por CLK "clock"]).

# Flip-flop D disparado por borde (o flanco)

Nivel de Lógica Digital: Circuitos secuenciales y elementos de memoria

La construcción de un flip-flop D se hace con dos latches D y un inversor. El primer latch es el amo, y el segundo, el esclavo. El circuito muestrea la entrada D y cambia su salida Q únicamente en el borde negativo del reloj controlador (designado por CLK "clock"]).



# Flip-flop D disparado flanco positivo



# Flip-flop D diagrama



## FF JK

Hay tres operaciones que pueden efectuarse con un flip-flop: establecerlo en 1, restablecerlo a 0 y complementar su salida. El flip-flop JK realiza las tres operaciones. La entrada J establece el flip-flop en 1, la entrada K lo restablece a 0 y, cuando ambas entradas están habilitadas, la salida se complementa. Esto se verifica investigando el circuito aplicado a la entrada D: D = JQ' + K'Q.

## FF JK

Hay tres operaciones que pueden efectuarse con un flip-flop: establecerlo en 1, restablecerlo a 0 y complementar su salida. El flip-flop JK realiza las tres operaciones. La entrada J establece el flip-flop en 1, la entrada K lo restablece a 0 y, cuando ambas entradas están habilitadas, la salida se complementa. Esto se verifica investigando el circuito aplicado a la entrada D: D = JQ' + K'Q.



a) Diagrama de circuito

b) Símbolo gráfico



# FF T (Toggle)

El flip-flop T (toggle) es un flip-flop complementador y se puede implementar con un flip-flop JK si se conectan entre sí las entradas J y K. Cuando T=0 (J=K=0), un borde de reloj no modifica la salida. Cuando T=1 (J=K=1), un borde de reloj complementa la salida. El flip-flop complementador es útil para diseñar contadores binarios. D = TQ' + T'Q

# FF T (Toggle)

El flip-flop T (toggle) es un flip-flop complementador y se puede implementar con un flip-flop JK si se conectan entre sí las entradas J y K. Cuando T=0 (J=K=0), un borde de reloj no modifica la salida. Cuando T=1 (J=K=1), un borde de reloj complementa la salida. El flip-flop complementador es útil para diseñar contadores binarios. D=TQ'+T'Q



## Tablas de verdad de los FF

**Tabla 5-1** *Tablas características de flip-flops* 

| Flip-Flop <i>JK</i>      |                  |                                                         |  |
|--------------------------|------------------|---------------------------------------------------------|--|
| J - K                    | Q(t+1)           |                                                         |  |
| 0 0<br>0 1<br>1 0<br>1 1 | Q(t) 0 1 $Q'(t)$ | Sin cambio<br>Restablecer<br>Establecer<br>Complementar |  |

| EI: | -  | EI. |   | n |
|-----|----|-----|---|---|
| Fli | p- | ш   | p | ν |

| D | Q(t+1) |                           |
|---|--------|---------------------------|
| 0 | 0      | Restablecer<br>Establecer |

#### Flip-Flop T

|   | •            |                            |
|---|--------------|----------------------------|
| T | Q(t+1)       |                            |
| 0 | Q(t) $Q'(t)$ | Sin cambio<br>Complementar |

# Ejemplo de un circuito secuencial



## Ejemplo de un circuito secuencial

**Tabla 5-2** *Tabla de estados para el circuito de la figura 5-15* 

| Estado<br>actual |   | Entrada | Siguiente<br>estado |   | Salida |
|------------------|---|---------|---------------------|---|--------|
| Α                | В | X       | Α                   | В | у      |
| 0                | 0 | 0       | 0                   | 0 | 0      |
| 0                | 0 | 1       | 0                   | 1 | 0      |
| 0                | 1 | 0       | 0                   | 0 | 1      |
| 0                | 1 | 1       | 1                   | 1 | 0      |
| 1                | 0 | 0       | 0                   | 0 | 1      |
| 1                | 0 | 1       | 1                   | 0 | 0      |
| 1                | 1 | 0       | 0                   | 0 | 1      |
| 1                | 1 | 1       | 1                   | 0 | 0      |

- 1 Circuitos secuenciales
- 2 Análisis de circuitos secuenciales
  - Ecuaciones de estado
  - Tablas de estados
  - Diagrama de estados
  - Procedimiento de diseño para circuitos secuenciales

#### Análisis de circuitos secuenciales

El comportamiento de un circuito secuencial con reloj está determinado por las entradas, las salidas y el estado de sus flip-flops. Las salidas y el siguiente estado son función de las entradas y del estado actual. El análisis de un circuito secuencial consiste en obtener una tabla o diagrama para la sucesión temporal de entradas, salidas y estados internos. También es posible escribir expresiones booleanas que describan el comportamiento del circuito secuencial.

- Circuitos secuenciales
- Análisis de circuitos secuenciales Ecuaciones de estado

Nivel de Lógica Digital: Circuitos secuenciales y elementos de memoria

El comportamiento de los circuitos secuenciales con reloj se describe algebraicamente con ecuaciones de estado. Una ecuación de estado (también llamada ecuación de transición) especifica el siguiente estado en función del estado actual y las entradas.

La ecuacion de estados para un FF D es:  $D_Q = Q(t+1)$ 

### Considerando el siguiente circuito secuencial:



Consta de dos flip-flops D, A y B, una entrada x y una salida y. Puesto que la entrada D de un flip-flop determina el valor del siguiente estado, podemos escribir un conjunto de ecuaciones de estado para el circuito:

Los estados siguientes en los flip-flops estan definidos por:

$$A(t+1) = A(t)x(t) + B(t)x(t)$$
  
$$B(t+1) = A'(t)x(t)$$

$$A(t+1) = Ax + Bx$$
$$B(t+1) = A'x$$

La salida y se define como:

$$y(t) = CA(t) + B(t)Dx'(t)$$
$$y = (A + B)x'$$

- 1 Circuitos secuenciales
- 2 Análisis de circuitos secuenciales

Tablas de estados

Diagrama de estados

Procedimiento de diseño para circuitos secuenciales

#### Tablas de estados

**Tabla 5-2** *Tabla de estados para el circuito de la figura 5-15* 

| Estado<br>actual |     | Entrada | Siguiente<br>estado | Salida |  |
|------------------|-----|---------|---------------------|--------|--|
| Α                | В   | X       | A B                 | у      |  |
| 0                | 0   | 0       | 0 0                 | 0      |  |
| 0                | 0 - | 1       | 0 1                 | 0      |  |
| 0                | 1 - | 0 -     | 0 0                 | 1      |  |
| 0                | 1 - | 1 -     | 1 1                 | 0      |  |
| 1                | 0 - | 0       | 0 0                 | 1      |  |
| 1                | 0   | 1 -     | 1 0                 | 0      |  |
| 1                | 1   | 0 -     | 0 0                 | 1      |  |
| 1                | 1 - | 1       | 1 0                 | 0      |  |

#### Tablas de estados

**Tabla 5-3** *Segunda forma de la tabla de estados* 

| Estado<br>actual | Siguiente<br>estado |       | Salida |       |
|------------------|---------------------|-------|--------|-------|
|                  | x = 0               | x = 1 | x = 0  | x = 1 |
| AB               | $\overline{AB}$     | AB    | y      | у     |
| 00               | 00                  | 01    | 0      | 0     |
| 01               | 00                  | 11    | 1      | 0     |
| 10               | 00                  | 10    | 1      | 0     |
| 11               | 00                  | 10    | 1      | 0     |

- 1 Circuitos secuenciales
- 2 Análisis de circuitos secuenciales

Tablas de estados

Diagrama de estados

Procedimiento de diseño para circuitos secuenciales

### Diagrama de estados



Obtenga el diagrama del lógico, la tabla de estados y el diagrama de estados, del circuito secuencial descrito por la ecuación de estados:

$$D_A = A \oplus x \oplus y$$
.

Obtenga el diagrama del lógico, la tabla de estados y el diagrama de estados, del circuito secuencial descrito por la ecuación de estados:  $D_A = A \oplus x \oplus y$ .

### Diagrama lógico



**Tabla de estados**: Los valores de los estados siguientes se obtienen de la ecuación de estado:  $A(t+1) = A \oplus x \oplus y$ .

**Tabla de estados**: Los valores de los estados siguientes se obtienen de la ecuación de estado:  $A(t+1) = A \oplus x \oplus y$ .

|   | Estado<br>actual | Entradas | Siguiente estado |
|---|------------------|----------|------------------|
|   | A                | x y      | A                |
| ĺ | 0                | 0 0      | 0                |
|   | 0                | 0 1      | 1                |
|   | 0                | 1 0      | 1                |
| ĺ | 0                | 1 1      | 0                |
| Ĭ | 1                | 0 0      | 1                |
| 1 | 1                | 0 1      | 0                |
| l | 1                | 1 0      | 0                |
| 1 | 1                | 1 1      | 1                |

46 / 57

### Diagrama de estados



- ① Circuitos secuenciales
- 2 Análisis de circuitos secuenciales

Ecuaciones de estado Tablas de estados Diagrama de estados

Procedimiento de diseño para circuitos secuenciales

### Procedimiento de diseño para circuitos secuenciales

El procedimiento para diseñar circuitos secuenciales sincrónicos se resume en una lista de pasos recomendados:

- Deduzca, de la descripción textual y las especificaciones del funcionamiento deseado, un diagrama de estados para el circuito.
- 2 Asigne valores binarios a los estados.
- 3 Obtenga la tabla de estados codificada en binario.
- 4 Escoja el tipo de flip-flops que se usarán.
- 6 Deduzca las ecuaciones simplificadas de entrada y de salida de los flip-flops.
- 6 Dibuje el diagrama lógico.

# Ejemplo de diseño I

Diseñe un circuito secuencial con dos flip-flops D, A y B, y una entrada, x. Cuando x = 0, el estado del circuito no cambia. Cuando x = 1, el circuito pasa por las transiciones de estado de 00 a 01 a 11) a 10 y de vuelta a 00, y repite.

## Ejemplo de diseño II

1 De la descripción del problema: Se tienen dos flip-flops, por lo que se tendrán 4 estados. Una entrada x que cando está en 1 cambia de estado. Con esto se deduce el siguiente diagrama de estados:



# Ejemplo de diseño III

2 Asigne valores binarios a los estados.

| Estados | Α | В |
|---------|---|---|
| S0      | 0 | 0 |
| S1      | 0 | 1 |
| S2      | 1 | 0 |
| S3      | 1 | 1 |

# Ejemplo de diseño IV

3 Obtenga la tabla de estados codificada en binario.

| Α | В | х | Α | В  |
|---|---|---|---|----|
| 0 | 0 | 0 | 0 | 0  |
| 0 | 0 | 1 | 0 | 1] |
| 0 | 1 | 0 | 0 | 1  |
| 0 | 1 | 1 | 1 | 0  |
| 1 | 0 | 0 | 1 | 0  |
| 1 | 0 | 1 | 1 | 1] |
| 1 | 1 | 0 | 1 | 1  |
| 1 | 1 | 1 | 0 | 0  |

4 Escoja el tipo de flip-flops que se usarán.

Se utilizarán flip-flops D

# Ejemplo de diseño V

**5** Deduzca las ecuaciones simplificadas de entrada y de salida de los flip-flops.

Se obtiene la ecuación de estados los flip-flops. Se tiene que la ecuación de estado para un flip-flop D es:  $D_Q = Q(t+1)$ 

Para el flip-flop 
$$D_A$$
, la ecuación es:  $A(t+1) = D_A(A, B, x)$ .  
Para el flip-flop  $D_B$ , la ecuación es:  $B(t+1) = D_B(A, B, x)$ .

Se deducen las ecuaciones de la tabla de estados utilizando los minitérminos correspondientes:

$$A(t+1) = D_A(A, B, x) = \sum (3, 4, 5, 6).$$
  
 $B(t+1) = D_B(A, B, x) = \sum (1, 2, 5, 6).$ 



54 / 57

# Ejemplo de diseño VI

Para FF  $D_A$ .



$$D_A = A'Bx + AB' + Ax'.$$

# Ejemplo de diseño VII

### Para FF $D_B$ .



$$D_B = B'x + Bx' = B \oplus x$$

# Ejemplo de diseño VIII

6 Dibuje el diagrama lógico.

